联系我们
    插件电感_大电流电感
热门搜索
点击排行
推荐电感
推荐阅读
推荐电感
推荐电感
猜猜你喜欢的
常见问题 您所在的位置: 电感 > 常见问题

基于FPGA的FIR数字滤波器设计方案

来源:    作者:    发布时间:2016-04-21 06:32:02    浏览量:

  在Matlab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型转换成VHDL语言加入到FPGA的硬件设计中,从QuartusⅡ软件中的虚拟逻辑分析工具SignalTapⅡ中得到数字滤波器实时的结果波形图,结果符合预期。

  0 引言

  在信息信号处理过程中,数字滤波器是信号处理中使用最广泛的一种方法。通过滤波运算,将一组输入数据序列转变为另一组输出数据序列,从而实现时域或频域中信号属性的改变。常用的数字滤波器可分为有限脉冲响应(FIR)滤波器和无限脉冲响应(IIR)滤波器两种。其中,FIR数字滤波器具有严格的线性相位,而且非递归结构也保证了运算的稳定性。在实时性要求比较高的应用场合,采用可编程芯片FPGA加以实现,相比于DSP芯片或专用芯片的实现方法,具有高速、高精度、高灵活性的优点。本文在采取了一种基于FPGA和DSP Builder的方法设计FIR数字滤波器时,采用了层次化、模块化的设计思想,遵循DSP Builder的设计开发流程,在Matlab/Simulink 中建立模型并进行系统级仿真,再进行Verilog语言转换,ModelSim仿真验证无误后实现了FIR数字滤波器的实时测试。

  1 FIR 数字滤波器的基本原理及结构

  对于一个FIR滤波器系统,它的冲击响应总是有限长的,其系统函数可以记为:

  对于一个FIR滤波器系统,它的冲击响应总是有限长的,其系统函数可以记为

  式中:x(n) 是输入采样序列;h(i) 是滤波器系数;k 是滤波器阶数;y(n) 表示滤波器的输出序列。

高转换速率CMOS模拟缓冲器电路攻略电子发烧友为您提供的高转换速率CMOS模拟缓冲器电路攻略,在这篇文章里,介绍了一种能达到AB类特性轨到轨CMOS模拟缓冲器的电路技巧,产生了具有低功耗和高的驱动能力的方法。

[DCDC]高效率,锂电池同步整流升压IC(5V1A)-PS7516PS7516特点        宽输入电压:2.0V~5.5V        高转换效率高达96%        低RDS(ON)集成功率MOSFET        550KHz固定开关频率        轻负载低功耗模式        ±2.0%电压精度        PMOS电流限流短路保护        低静态电流        快速瞬态响应        内置软启动功能        过温保护,自恢复功能        过流保护        输出过压保护      

如果空间允许,初级和次级之间的Y电容可以用共模 像图片中的这个Y电容,如果在空间允许的情况下,使用一个扼流圈来代替它可以吗?效果会一样吗?还是必须要使用Y电容?








初次级间的Y电容,如果有EMI要求,是不能替换的,恭喜被

大电流电感
 
在线客服