联系我们
    插件电感_大电流电感
热门搜索
点击排行
推荐电感
推荐阅读
推荐电感
推荐电感
猜猜你喜欢的
行业知识 您所在的位置: 电感 > 行业知识

图腾电路解析

来源:    作者:    发布时间:2018-10-30 07:56:41    浏览量:

望长官多多光顾!

一个同行说他经手的一款电源出现了炸掉图腾柱电路的不良现象!刚好这次在论坛上跟各位大哥大讨论一下这个问题!先上一张手绘的图(见笑)凑合看!

120

以上是一个简易的图腾柱触发电路!当然有些高手还用作推挽电路上面!这次先聊聊图腾柱的触发! 设:VCC=14V PWM=14V (两者其实是比较常见的芯片共VCC驱动模式) Q1 和Q2就用比较常规的S8050那对管子来做实验!另设:若输出要求12V(PWM)400MA管电流,上升沿:50NS ;接下来就是求解:R1和R2的阻值如何确定? 相对应的A' B' C'所对应的各处电压值如何可以计算(或者估算)出来,也就可以确定你所需要的阻值了!(提示:S8050系列管子采用C级放大系数:&=200-300) 未完待续!(请各位高手多多批评)

接着唱大戏:  修正上述电路:(市场比较多的通用图腾柱驱动电路):

1011

  上图根据已知条件求未知电阻阻值,并给出设定:IOUT=200MA 根据S8050的&=200-300倍 (按照最小计算得)IB等于1MA即刻正常触发MOS(C1)

高手们:请进来坐!······· 接着唱大戏! 高手请进来指导一下啊!拜托了! 搬个凳子来学习~ 可以纠正一下我的解析过程和方向的啊!!! 这是要说明什么? 提到的是是主要设计输入 和输出电阻的R2 R3阻值等等! 图腾柱作用是解决驱动能力,即增加“灌”电流和“抽”电流的能力。由于MOS管存在栅极电容,会延缓方波的上升沿及下降沿,增加损坏;有了图腾柱可使驱动波形上升沿及下降沿变陡。一般R2取1K,R3取几十欧以下。 先赏了~ 只想说:这只是个射级跟随器! 图中的几个电阻阻值如何及孙?????? 个人名义先按照自己的解释理一下: 高手多指正批评啊! R1的阻值是根据自己设定的IB 贝塔倍=IC =IGS 预设VB VC=VGS 从而理论值得出R1 R2作为缓冲和分压电阻供电并触发给MOS的VGS !但是我计算的过程中很懵懂! 单上上诉的那个公式我验证了一下,确实可以正常的触发MOS做ON和OFF动作执行! 大家可以各抒己见! 坐等高手解析·········· R2取值涉及MOS的参数,应该贴出具体MOS的DATASheet 好的!旅长! 马上帖!  我先吧自己计算的步骤和参数贴出来给你看一下!你多批评······ 稍等

上图中已经说道此次举例的图腾柱试用的对管是S8050和S8550 现在分析预知条件:芯片的PWM-OUT端口假设可以输出芯片供电电压:VCC=14.5V的幅值脉宽信号去触发图腾柱的基极(B)从而使VCC的信号源得到IB*贝塔倍=IC通过上管(S8050)的集电结流入R2最后触发MOS上电VGS从而导通MOS! 那么IB的大小可以在上电延这个区间内的两个状态之和得出:分别为输入电容(Ciss)被触发并开始升压至VGS)_(th)MOS管打开,此时Coss输出电容极性翻转并有一个触发电流旁路流入Coss内后饱和!接着Ciss电容幅值继续升高,当快要与VCC电平幅值持平时,管子进入饱和状态,此时VCC的幅值约等于VGS!(上升沿)完成周期!那么通过Ciss Coss两个结电容的充放电来估算VGS的上升沿中的两个阶段所需要的总电流:Iciss=Ciss*10`-12/T上升沿=89MA; 接着再计算Icoss=Coss*10`-12*Vdc_min/T上升沿=231MA 则预估算IGS=231+89=320MA(峰值触发电流)通过这个电流快要得出上图中R2=10欧;R1=1K欧! (提示:下降沿也是一个原理)

旅长:我说的有点混乱!不知道你怎么看?

以下是TMC-7N65C场效应管的DATASHEET!

LZ你太谦虚了,

这个分几个阶段的计算方法你可以验证一下。但实际当中可能没什么意义。

我想问的是你是为了解决你同行的电源出现了炸掉图腾柱电路的问题还是单纯为了计算这个电阻?

如果是为了解决问题,那就有点钻牛角尖了。因为实际当中还有一些寄生参数,并且这些参数的影响也是挺大的,如一些寄生电感,电感对电流的影响那就不用说了,如果没考虑进去那也只是理想值而已。

我是想了解清楚!%20同时看能否帮朋友找到一个合理的解决方法!%20另外就是我也想验证一下那个公式是否可以行!顺向想群里手学习一下图腾柱哥哥元器件的计算! 旅长:%20可否解析一下你的公式计算!或者是估算方法?%20我这个计算的模式是验证过的,%20上了10N以上%20偏差太大,要调节R1的值%20所以根本无法作为一个参考的设计标准!%20还希望大侠能上上课啊!!!万分感谢!!!

我也坐等高手来讲课。

   高手们:你们在哪里?

高手们: 你在哪里? 我的心也承受不来!······· 不行!晚上回去补一补课!看看能否将这个电路解析一下! 忘来往过路的大神进来批评一下子!

是应该好好看一下模拟电路了,这电路就是一个无过零偏置的射极跟随器.理论上输出电压比输入电压低一个二极管压降,R1的主要作用是限制PWM输出的电流,可以防止IC负载过重,只要能满足后面图腾的电流要求,它取1K欧和取20欧区别不大.

MOS的驱动波形由R2,D1及MOS的结电容决定.

来帮顶~~~

每次见到璐璐的足迹! 我就乐呵的不要不要的!

好吧! 高手不来顶!我自己来瞎说一通!再让高手看到了过来批评一下下!

讨厌的不要不要的~ 想你的不要不要的! 先上个矩形波! 大戏唱起来! 气氛搞起来! COME ON BABY!

矩形波

根据2楼我上传的那个通用图腾柱电路图!当上图中PWM(矩形波)进入上升沿阶段时,Q1的BE得到一个近视VCC(15VDC)触发幅值电压!(提示:实际上芯片的触发I/O口距VCC有一个压降0.3-0.7V)在上升沿过冲0.7V以上对地后,集电结打开,此时VGS便会随着上升沿的攀升和升高!当集电结升至VCC电压幅值左右,此时VC约等于VB IC趋近于饱和状态!VGS约等于:VBE-0.7V MOS外圈打开!当进入下降沿的时候PWM端口骤降,在下降沿中到达低于VGS0.7V时,下官Q2同理泄放(如上)! 下一篇再来聊聊MOS的触发电流!和结电容效应!待续```````

一大早!先上点昨晚查询和理解的东西!忘论坛里高手们!能批评指正! 下图是VGS的波形(手画的,将就看着先):

01012

在上升沿的中下部(一般的MOS的V_th=3-10VDC)或者中腰部的位置会出现一个阶梯口=XF1(泄放点,我暂时取个名字先叫着);同理在下降沿中腰部或者中下部也会有一个同样的泄放口=XF2;但是很明显为什么XF2相较于XF1的阶梯口的宽度(延迟时间相较于MOS_ON要小很多,个别一些方案80-100K下降沿会更加的平滑;在高手说中肯定都是一样OK的),IC_DATE端口的下降沿中都会有下拉旁路的(针对于近几年的一些原边的料而言)进而会加速下降沿的响应,如果家图腾那不用说就更加的快捷,并且在下降沿中VGS_Ciss是可以忽略不计的(纹路阻抗和感抗还是要考虑的哟)!

其实针两个阶梯口就很容易的理解出Ciss Coss两个结电容存在的重要性! 再就是纹路感抗和阻抗,(实际在MOS的三个电极间也是有RL存在的,这个充放电要按经验值取舍,至今这个经验值我都在摸索中;见笑了)至于公式上面已经解释验证了!(提示:在实际的实验中这个电流远不够的,因为忽略了纹路和极点的RL和R)基本上我实验后发现在40W以内这个参数是通用的(因为你提升的电流系数都已经基本满足MOS的触发电流_峰峰值) 未完待续!高手高手你们在哪里???? 出来批评指正一下不行吗?一个人唱独角戏很傻B的! 璐璐你在哪里······

江南阴雨天啊! 接着自己陪自己捞!上几张BP3106的触发VGS的波形!以便于对比! 以下图片中的触发是在芯片GATE端口串入10R电阻在到MOS_G端口!并下拉20K泄放回路:

01

VGS上升沿=480nS.

02

前端口初上电对VGS_Ciss充电前沿160nS

03

VGS_V_th打开 Coss泄放旁路吃主回路电流;64nS

04

VGS和VDS

未完待续! 后期再上传所对应触发电路(无需图腾柱驱动电路)的触发电流波形!高手在哪里?可否进来讲两句?

测试了一下VGS的触发电流(ON OFF)先上几张VDS和V_GATE的对比图!

05

VDS_Vrppm_(常压230VAC下测试抽象图,并非实际电源满载工作的VPPM)

06

泄放电流(下降沿)

08

泄放中期 (提示:由于Q2的VEC幅值不断下降所以···· 这个不用解释了)你们应该都了解!

07

上升沿

你们人咧? 这个是简单,但是我有很多没有理解透的地方! 忘大神出来搭救一下!

MOS管G极下拉电阻没有,不炸才怪 你好!班长! 图腾柱架构在IN端口地电平的时候下官Q2会为MOS的VGS建立一个瞬态的放点回路!此时你加一个一二十K的电阻上去跟管内部几十到几百欧的内阻相并联,貌似效果不是很明显吧? 忘您能详细说明一下!谢谢! MOS管在没有输入信号时G极是悬空的,处于高电位,这样会让MOS管有机率导通,但也不是说所有都会,在前级IC没有信号过来之前,要确保MOS管不会因为自行导通而造成的炸管,在实际应用中下拉电阻是不可少的,前面图腾柱架构只是为了加大IC的驱动能力而已 已赏,继续喽~~~ 不错!这点很好!但是OB5269的SHEET里面有一句前沿:在芯片上电的同时GATE是保持常态的LO电平的!所有芯片的外围都是做FB CS HV 等等检测的如果任意一个卡扣未过阀值!芯片GATE应该都是LO 如何会造成炸机的可能呢? (当然不是所有的芯片都会有LRQH锁止);另外在上电的同时就算MOS的Cgs Cgd Cds 任何的干扰信号造成MOS误触发,都可

PWM1

有这个电阻所屏蔽掉吗? 忘班子解释一下!我上一个图: 亲···· 不要笑笑啊! 请留下您宝贵的批示! 在论坛朋友的帮助下查看到了一个2010的帖子! 简单的阐述了另外一种计算的方法!应该是当下所有人计算MOS需求电流的公式!但是图腾柱的计算理念和公式,我会继续寻找‘后续如果有结果会上传到帖子上面给大家做以参考!~ 电源网论坛网址:

关于VIPER22A电源芯片出现的问题 VIPER22A芯片,现在需要它输出15V电压,接上负载以后,电压达不到15V,有时候还只有12V左右,还有低于5V的情况,但是,如果不接负载的话,电压正常,15V,请问各位大神这是怎么回事,是不是

基于瑞萨R8C系列单片机的微波炉方案
方案描述:


本方案采用瑞萨R8C系列单片机为核心,内置高性能CPU的R8C族、3803H系列、3850系列,集成了IGBT控制用PWM、各种传感器输入用丰富AD转换器等。 微波炉作为烹

可以在13.56MHz工作的场效应管,功率在50W内,大家好,各位DX谁知道可以在13.56MHz工作的场效应管,功率在50W内, VDSS500V.MRF148,MRF151G
楼主是想仿造奥科500的电路,可能买不到原型号的管子

大电流电感
 
在线客服