设计PCB时的抗静电放电方法
来源: 作者: 发布时间:2016-07-21 06:51:16 浏览量:在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。通过调整PCB布局布线,能够很好地防范ESD.尽可能使用多层PCB,相对于双面PCB而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB的1/10到1/100.对于顶层和底层表面都有元器件、具有很短连接线。
来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰和破坏,需要采取多种技术手段进行防范。
在PCB板的设计当中,可以通过分层、恰当的布局布线和安装实现PCB的抗ESD设计。在设计过程中,通过预测可以将绝大多数设计修改仅限于增减元器件。通过调整PCB布局布线,能够很好地防范ESD.以下是一些常见的防范措施。
尽可能使用多层PCB,相对于双面PCB而言,地平面和电源平面,以及排列紧密的信号线-地线间距能够减小共模阻抗和感性耦合,使之达到双面PCB的 1/10到1/100.尽量地将每一个信号层都紧靠一个电源层或地线层。对于顶层和底层表面都有元器件、具有很短连接线以及许多填充地的高密度PCB,可以考虑使用内层线。
对于双面PCB来说,要采用紧密交织的电源和地栅格。电源线紧靠地线,在垂直和水平线或填充区之间,要尽可能多地连接。一面的栅格尺寸小于等于60mm,如果可能,栅格尺寸应小于13mm.确保每一个电路尽可能紧凑。
尽可能将所有连接器都放在一边。
如果可能,将电源线从卡的中央引入,并远离容易直接遭受ESD影响的区域。
《辉煌》开关电源之电感器 1.电感器的英文缩写:L(Inductance)
2.电感器的国际标准单位是: H(亨利),mH(毫亨),uH(微亨),nH(纳亨);
3.电感器的单位换算是: 1H=103mH=106u H=109n H;1n H=10-3u H=10-6mH=10
有尝求救电子镇流器大师从没做过电子镇流器,现接手一项电子镇流器工作,无从下手,现有尝找一位大师指导。我问一下,这个电子镇流器的功率是多少,电压是多少,我能够设计,磁饱和翻转,轮流导通关断,选择好谐振电
利用库电路板元件绘制其他元件步骤利用库元件绘制其他元件步骤:1. 查找相似库元件进入编辑界面2. 复制库元件到新建库文件中3. 修改元件形状或引脚4. 保存文件
大电流电感