8位MCU霍恩竞争优势不断发展的体系结构
来源: 作者: 发布时间:2016-05-03 09:03:37 浏览量:32位挑战
在应用中,8位和32位MCU竞争,32位的倡导者的说法一直是他们的低端设备的价格竞争力的8位MCU(与在大批量购买,他们甚至有可能定价更低)。仔细检查那些具有成本竞争力的8位MCU 32位MCU,然而,表明它们是只集成基本的外设低端设备。然而,增加更多的外围设备增加了成本,所以配套的低端32位器件外设丰富的8位设备可能不会总是产生一个苹果对苹果的比较。低端32位MCU只剩下一个选择:在软件运行的硬件是什么与外围设备的队列8位器件做更有效率。即,更少的行的代码,更快的响应时间,更快地向市场推出的应用,和更低的能量消耗,因为更多的执行指令需要更多的时钟周期。执行功能在硬件上更快也允许微控制器进入休眠模式更快 - 并停留的时间长一些。
指令集和流水线
虽然Microchip的可以采取信贷的最新创新的8位架构,它绝不是唯一一家具有强烈的承诺,使8位MCU能够提供卓越的性能。 Silicon Labs公司已经重新设计了基本的8051 MCU架构成一个流水线复杂指令集(CISC)设备,获取/解码/执行管阶段。指令集体系结构已被修改以最大化指令吞吐量,同时保持100%的对象的代码兼容。这种“硬连接”的实现提供了原始的微码版本的许多好处。 Silicon Labs的指令集本身也发生了变化。它现在被映射到两级流水线增加的吞吐量,并保持一个8位的程序存储器宽度。其结果是,在1或2个时钟周期执行大多数指令,并提供原始8051芯的20至25倍的性能的MCU。流水线结构提供了计算性能,能够提供更先进的CPU架构来毫不逊色。大多数基于RISC的微控制器,例如,是基于寄存器的,并允许对存储在寄存器文件中的值只算术逻辑单元(ALU)操作。这意味着以“与”两个值相加,值必须移到寄存器文件它们可被操作上之前。 Silicon Labs的8051架构,在另一方面,直接执行此操作存储在外设寄存器的值。这使得MCU进行快速控制功能。除了积极支持其8位产品线,Silicon Labs公司还雕刻出一个利基市场在低功耗运行。其C8051F96x系列的成员,如C8501F969-A-GM集成片上DC-DC转换器,它由40%降低工作模式功耗,并提供比电池寿命的移动应用程序和应用程序增加了线性稳压器更高的效率电压转换其中,主电源不可用。
基于μClinux的 SoPC应用系统设计 嵌入式系统一般由嵌入式微处理器、外围硬件设备、嵌入式操作系统以及用户应用程序四部分组成,其发展主要体现在芯片技术的进步上,以及在芯片技术限制下的 算法与软件的进步上。随着芯片制造技术的发展,嵌入式系
Atmel基于ARM Cortex-M的全球最低功耗解决方案 Atmel基于ARM Cortex-M的全球最低功耗解决方案 突破了超低功率性能瓶颈 功耗仅为目前市面解决方案的三分之一, Atmel | SMART SAM L系列器件创下惊人的185分EEMBC
【设计大赛】低成本的恒阻恒压电子负载DIY参赛类型:开关电源组
适合DIY的恒阻恒压电子负载
电子负载,电源人都希望拥有。好的电子负载价格当然不低,这里介绍一款根据自己的实际情况需要,并提供DIY套件的低成本直流电子