基于DSP+CPLD的嵌入式高速图像通信系统设计
来源: 作者: 发布时间:2016-06-19 08:13:00 浏览量: 系统工作流程:系统上电以后, DSP从外部 FLASH进行程序自举,将程序引导进入片内高速 RAM中运行。DSP对 SAA7111A,TL16C750(异步通信芯片)进行初始化配置。初始化结束后,DSP进入等待状态。当接收到手动或是软件自动链路请求时, DSP进行链路拨号。链路成功后, DSP通过 CLKX产生触发脉冲通知 CPLD可以采集图像。从 CCD捕捉到的模拟视频信号经过SAA7111A的模数转换,由CPLD控制写入片外高速大容量SRAM储存,直到一帧图像存储完毕, CPLD交出总线。然后 USB控制器 FX2从两片 SRAM中读取奇数场和偶数场的图像数据。一帧图像采集结束后,CPLD置高 HOLD,同时产生中断,通知 DSP。DSP收回总线,进行图像传输。图像采集部分的 TOKEN信号外接 LED,LED的亮、灭状态可以直观地显示系统进程阶段。
12下一页全文本文导航第 1 页:基于DSP+CPLD的嵌入式高速图像通信系统设计第 2 页:系统程序设计
基于改进Jung方法的实时背景提取算法 摘 要: 结合帧间差分信息和Jung背景提取算法,提出了一种改进的用于运动目标检测的实时背景提取算法。该算法利用视频连续图像帧之间的差异信息加速背景更新过程,提取的背景图像能够快速适应背景中物体的
变压器工程师的心酸史 今天是周六,刚完成了一个车载充电DC TO DC的整套变压器样品,忙里偷闲,来坛吐槽一下心情。
作为一个在变压器行业中混迹江湖10多年的老油条来说,在阴沟里翻船的事是数不胜数
阻抗匹配原理及负载阻抗匹配 信号或广泛电能在传输过程中,为实现信号的无反射传输或最大功率传输,要求电路连接实现阻抗匹配。阻抗匹配关系着系统的整体性能,实现匹配可使系统性能达到最优。阻抗匹配的概
大电流电感