几种常用高速逻辑电平电路的特点及应用
来源: 作者: 发布时间:2015-03-14 11:31:09 浏览量:

图7LVPECL到LVDS的直
贴片电感流耦合连接及等效电路 传输线阻抗匹配原则: Z≈R1//(R2+R3) 根据LVPCEL输出最优性能:

降低LVPECL摆幅以适应LVDS的输入范围:Gain=R3/(R2+R3) 根据实际情况,选择满足以上约束条件的电阻值,例如当传输线特征阻抗为50 Ω时,可取R1=120 Ω,R2=58 Ω,R3=20 Ω即能完成互连。 由于LVDS 通常用作并联数据的传输,数据速率为155 Mbps、622 Mbps或1.25 Gbps;而CML 常用来做串行数据的传输,数据速率为2.5 Gbps或10 Gbps。一般情况下,在传输系统中没有CML和LVDS 的互连问题。结语 本文粗浅地讨论了几种目前应用较多的高速电平技术。复杂高速的通信系统背板,大屏幕平板显示系统,海量数据的实时传输等等都需要采用新高速电平技术。随着社会的发展,新高速电平技术必将得到越来越广泛的应用。 参考文献1 武斌,夏宇闻. 数字视频信号的长线传输. 电子技术应用, 2003(10)2 National Semicon模压电感器ductor. LVDS Owners Manual. 20003 赵忠文,曾峦,熊伟. LVDS技术分析和设计应用. 指挥技术学院学报, 2001(12)4 Differential PECL/ECL/LVP大功率电感贴片电感器ECL/LVECL Clock and Data Driver. 2002 Maxim Integrated Products
2011年~2014年日本线路板企业销售额状况各主要大型PCB厂家的2013年PCB销售额的推测情况见表1,可以预见FPC的销售额会继续大幅增加,2013年智能手机出货台数预估近达到9亿台左右,平板电脑台数达到2亿台左右,与2012年度一
电路板原理图的绘制原理图的绘制
①设置原理图选项
绘制电路原理图时,首先要设置电路图纸,即设置电路图纸的图纸方向、幅面尺寸、标题栏、边框底色和文件信息等各种参数和相关信息。
设置图纸
心水推荐 AP40N03GP 30V/40A Rds=17m欧 AP9972G我司是APEC富鼎先进MOSFET的正式代理 Mr黄 13603075120 EMAIL:31437936@QQ.COM APA2N70KAPE1084AP04N70BF-AAP04N70BF-HAP0503GMAAP0603GMAAP07N70CP-AAP07N70CF-AAP09N20HA
大电流电感
3/3 首页 上一页 1 2 3